74LS138譯碼器的表示式及其功能

2021-03-03 20:45:44 字數 2345 閱讀 3283

1樓:黑豹

f= a'b'c' + abc

= a ⊙ b ⊙ c

電路功能:a、b、c 相同,f 輸出 為 1 。

三八譯碼器是輸出低電平有效,與非內門在這裡就是低電平的容或非門。⊙ 是同或門的符號,就是異或非門,與異或門相反。

74ls138 有什麼功能

2樓:海天盛筵

74ls138引腳圖74hc138管腳圖:74ls138為3線,8線譯碼器,共有54/74s138和54/74ls138兩種線路結構型式。

38譯碼器,是ttl系列的,專也就是屬74系列,有三百個輸入端a0,a1,a2,其中a2是高位,輸出是度八個低電平輸出y0~y7,工作電壓一般的5v就可以了。

舉個例子:a0,a1,a2依次輸入000,輸出就是y0,輸入依次是屬001,輸出就是y1。

3樓:匿名使用者

就是38譯碼器,是ttl系列的,也就是74系列,有三個輸入端a0,a1,a2,其中a2是高位,輸出是八個低電

版平輸出y0 ~ y7,工作電壓權一般的5v就可以了,舉個例子,你a0,a1,a2依次輸入000,輸出就是y0,輸入依次是001,輸出就是y1

4樓:天狼徽

3/8譯碼器,輸入端a2a1a0從000-111變化,對應輸出端輸出低電平。有三個使能端,功能詳見插圖

5樓:春風化雨

不是38譯碼器嗎 ?

74ls138引腳圖及各腳的功能

6樓:匿名使用者

1、引腳圖

2、引腳功能:

a0~a2:地址輸入端

sta(e1):選通端

/stb(/e2)、/stc(/e3):選通端(低電回平有答

效)/y0~/y7:輸出端(低電平有效)

vcc:電源正

gnd:地

a0~a2對應y0——y7;a0,a1,a2以二進位制形式輸入,然後轉換成十進位制,對應相應y的序號輸出低電平,其他均為高電平;

拓展資料:

74ls138工作原理

74ls138 為3 線-8 線譯碼器,共有 54/74s138和 54/74ls138兩種線路結構型式,其工作原理如下:

1當一個選通端(e1)為高電平,另兩個選通端((/e2))和(/e3))為低電平時,可將地址端(a0、a1、a2)的二進位制編碼在y0至y7對應的輸出端以低電平譯出。(即輸出為y0至y7的非)比如:a2a1a0=110時,則y6輸出端輸出低電平訊號。

2利用 e1、e2和e3可級聯擴充套件成 24 線譯碼器;若外接一個反相器還可級聯擴充套件成 32 線譯碼器。

3若將選通端中的一個作為資料輸入端時,74ls138還可作資料分配器。

4可用在8086的譯碼電路中,擴充套件記憶體。

7樓:娜莉

74ls138的管腳排列和真值

bai表見du下圖。由真值表可知,zhi4、5、6腳是控制腳,dao只有當6腳為高電平內而4、5腳都為低容電平時,74ls138才對1、2、3腳的輸入進行譯碼,選擇和從這三個管腳輸入的三位二進位制碼相對應的某一個輸出腳輸出低電平,否則所有的輸出腳都是輸出高電平。

8樓:匿名使用者

74ls138的管腳排列和真值表見下圖。由真值表可知,4、5、6腳是控制腳,只有當

版6腳為高電平而4、5腳都權為低電平時,74ls138才對1、2、3腳的輸入進行譯碼,選擇和從這三個管腳輸入的三位二進位制碼相對應的某一個輸出腳輸出低電平,否則所有的輸出腳都是輸出高電平。

9樓:

寫出如圖所示邏輯圖的邏輯函式表示式。圖中74ls138是譯碼器。

10樓:匿名使用者

看圖 74ls138使能控制端低電平有效 根據圖中輸入 s1開啟 s2s3無效 則138功能是將地址端(a0、a1、a2)的二進位制編碼在y0至y7對應的輸出端以低電平譯出 譯出後輸出接與非門 圖中3567腳輸出低電平訊號

則f=(y3『y5』y6『y7』)『=c『ba+cb'a+cba『+cba

11樓:清晨在雲端

邏輯電路是一種離散訊號的傳遞和處理,以二進位制為原理、實現數字訊號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者由最基本的「與門」電路、「或門」電路和「非門」電路組成,其輸出值僅依賴於其輸入變數的當前值,與輸入變數的過去值無關—即不具記憶和儲存功能;後者也由上述基本邏輯閘電路組成,但存在反饋迴路—它的輸出值不僅依賴於輸入變數的當前值,也依賴於輸入變數的過去值。

用74LS138設計譯碼電路,分別選4片2864,列出各

2864的定址範圍是來0 8192,74ls138是三八源線譯碼器,分選4片2864,若取前4位譯碼輸出,個晶片的地址空間 假設偏移地址為0x0000 為 0x0000 0x1fff 0x2000 0x3fff 0x4000 0x5fff 0x6000 0x7fff。138可以驅動8片!用74ls1...

用74ls138設計全加器,用74ls138設計一個全加器

首先得弄清楚全加器的原理,你這裡說的應該是設計1位的全加器。全加器有3個輸入端 a,b,ci 有2個輸出端 s,co.與3 8譯碼器比較,3 8譯碼器有3個資料輸入端 a,b,c 3個使能端 8個輸出端,out 0 7 這裡可以把3 8譯碼器的3個資料輸入端當做全加器的3個輸入端,即3 8譯碼器的輸...

求詳細解釋24譯碼器的電路原理

2 4譯碼器功能 輸入bai 為du a,b,輸出為 yi,ei 是使能端 就是zhi與兩位二進位制數 a b,共有dao四種狀態,版並分別對應輸權出為 y0 y1 y2 y3 有邏輯關係為 y0 a b y1 a b y2 a b y3 a b 求詳細解釋一個電子電路原理圖,每個元件的作用 謝謝 ...