什麼叫開漏輸出

2021-05-22 09:03:01 字數 4110 閱讀 5725

1樓:做而論道

這是數位電子技術方面的知識。

一個場效電晶體,源極、柵極用常規接法,但是,漏極開路,就是開漏輸出。

如果,沒有電子技術的基礎,弄不明白這個。

2樓:

就是漏極開路輸出,你可以理解成一個三極體不接上拉電阻的輸出形式,所以,開漏輸出都要接一個上拉電阻才能得到輸出訊號。

3樓:匿名使用者

概述近來面試時經常問到推輓輸出和開漏輸出的優缺點。針對這兩種輸出我來個專門的介紹。

推輓輸出(push-pull output)

推輓輸出結構是由兩個mos或者三極體收到互補控制的訊號控制,兩個管子時鐘一個在導通,一個在截止,如圖1所示:

圖1 推輓輸出結構

推輓輸出的最大特點是可以真正能真正的輸出高電平和低電平,在兩種電平下都具有驅動能力。

補充說明:所謂的驅動能力,就是指輸出電流的能力。對於驅動大負載(即負載內阻越小,負載越大)時,例如io輸出為5v,驅動的負載內阻為10ohm,於是根據歐姆定律可以正常情況下負載上的電流為0.

5a(推算出功率為2.5w)。顯然一般的io不可能有這麼大的驅動能力,也就是沒有辦法輸出這麼大的電流。

於是造成的結果就是輸出電壓會被拉下來,達不到標稱的5v。當然如果只是數字訊號的傳遞,下一級的輸入阻抗理論上最好是高阻,也就是只需要傳電壓,基本沒有電流,也就沒有功率,於是就不需要很大的驅動能力。

對於推輓輸出,輸出高、低電平時電流的流向如圖 2所示。所以相比於後面介紹的開漏輸出,輸出高電平時的驅動能力強很多。

圖2 灌電流與拉電流

但推輓輸出的一個缺點是,如果當兩個推輓輸出結構相連在一起,一個輸出高電平,即上面的mos導通,下面的mos閉合時;同時另一個輸出低電平,即上面的mos閉合,下面的mos導通時。電流會從第一個引腳的vcc通過上端mos再經過第二個引腳的下端mos直接流向gnd。整個通路上電阻很小,會發生短路,進而可能造成埠的損害。

這也是為什麼推輓輸出不能實現" 線與"的原因。

開漏輸出(open drain output)

常說的與推輓輸出相對的就是開漏輸出,對於開漏輸出和推輓輸出的區別最普遍的說法就是開漏輸出無法真正輸出高電平,即高電平時沒有驅動能力,需要藉助外部上拉電阻完成對外驅動。下面就從內部結構和原理上說明為什麼開漏輸出輸出高電平時沒有驅動能力,以及進一步比較與推輓輸出的區別。

首先需要介紹一些開漏輸出和開集輸出。這兩種輸出的原理和特性基本是類似的,區別在於一個是使用mos管,其中的"漏"指的就是mos管的漏極;另一個使用三極體,其中的"集"指的就是mos三極體的集電極。這兩者其實都是和推輓輸出相對應的輸出模式,由於使用mos管的情況較多,很多時候就用"開漏輸出"這個詞代替了開漏輸出和開集輸出。

介紹就先從開集輸出開始,其原理電路結如圖 3所示。

圖3 oc

圖 3邊的電路是開集(oc)輸出最基本的電路,當輸入為高電平時,npn三極體導通,output被拉到gnd,輸出為低電平;當輸入為低電平時,npn三極體閉合,output相當於開路(輸出高阻)。高電平時輸出高阻(高阻、三態以及floating說的都是一個意思),此時對外沒有任何的驅動能力。這就是開漏和開集輸出最大的特點,如何利用該特點完成各種功能稍後介紹。

這個電路雖然完成了開集輸出的功能,但是會出現input為高,輸出為低;input為低,輸出為高的情況。

圖 3右邊的電路中多使用了一個三極體完成了"反相"。當輸入為高電平時,第一個三極體導通,此時第二個三極體的輸入端會被拉到gnd,於是第二個三極體閉合,輸出高阻;當輸入為低電平時,第一個三極體閉合,此時第二個三極體的輸入端會被上拉電阻拉到高電平,於是第二個三極體導通,輸出被拉到gnd。這樣,這個電路的輸入與輸出是同相的了。

接下來介紹開漏輸出的電路,如圖4所示。原理與開集輸出基本相同,只是將三極體換成了mos而已。

圖4 od

接著說說開漏、開集輸出的特點以及應用,由於兩者相似,後文中若無特殊說明,則用開漏表示開漏和開集輸出電路。

開漏輸出最主要的特性就是高電平沒有驅動能力,需要藉助外部上拉電阻才能真正輸出高電平,其電路如圖5所示。

圖5 od門上拉

當mos管閉合時,開漏輸出電路輸出高電平,且連線著負載時,電流流向是從外部電源,流經上來電阻rpu,流進負載,最後進入gnd。

開漏輸出的這一特性一個明顯的優勢就是可以很方便的調節輸出的電平,因為輸出電平完全由上拉電阻連線的電源電平決定。所以在需要進行電平轉換的地方,非常適合使用開漏輸出。

開漏輸出的這一特性另一個好處在於可以實現"線與"功能,所謂的"線與"指的是多個訊號線直接連線在一起,只有當所有訊號全部為高電平時,合在一起的匯流排為高電平;只要有任意一個或者多個訊號為低電平,則匯流排為低電平。而推輓輸出就不行,如果高電平和低電平連在一起,會出現電流倒灌,損壞器件。

什麼叫開漏輸出

4樓:一騎當後

開漏輸出就是不輸出電壓,低電平時接地,高電平時不接地。如果外接上拉電阻,則在輸出高電平時電壓會拉到上拉電阻的電源電壓。這種方式適合在連線的外設電壓比微控制器電壓低的時候。

開漏輸出跟集電極開路十分相似,工作原理也是一樣的。不同的是,開漏輸出使用的場效電晶體,使用時要加上拉電阻而已。

5樓:福喜

開漏輸出:oc門的輸出就是開漏輸出;od門的輸出也是開漏輸出。

ttl電路有集電極開路oc門,mos管也有和集電極對應的漏極開路的od門,它的輸出就叫做開漏輸出。它可以吸收很大的電流,但是不能向外輸出電流。所以,為了能輸入和輸出電流,它使用的時候要跟電源和上拉電阻一齊用。

oc門開漏輸出和od門開漏輸出都是為了同一個目的,都是為了實現邏輯器件的線與邏輯,當然選用不同的外接電阻也可以實現外圍驅動能力的增加。

當你應用此電路的時候,要注意應用時要加上拉電阻接電源,這樣才能保證邏輯的正確,在電阻上要根據邏輯器件的扇入扇出係數來確定,但一般mos電路帶載同樣的mos電路能力比較強,所以電阻通常可以選擇2.2k,4.9k這樣一些常用的。

推輓輸出與開漏輸出的區別 推輓輸出:可以輸出高,低電平,連線數字器件;開漏輸出:輸出端相當於三極體的集電極.

要得到高電平狀態需要上拉電阻才行. 適合於做電流型的驅動,其吸收電流的能力相對強(一般20ma以內). 推輓結構一般是指兩個三極體分別受兩互補訊號的控制,總是在一個三極體導通的時候另一個截止.

要實現 線與 需要用oc(open collector)閘電路.是兩個引數相同的三極體或mosfet,以推輓方式存在於電路中,各負責正負半周的波形放大任務,電路工作時,兩隻對稱的功率開關管每次只有一個導通,所以導通損耗小,效率高。輸出既可以向負載灌電流,也可以從負載抽取電流。

所謂開漏電路概念中提到的「漏」就是指mosfet的漏極。

同理,開集電路中的「集」就是指三極體的集電極。開漏電路就是指以mosfet的漏極為輸出的電路。一般的用法是會在漏極外部的電路新增上拉電阻。

完整的開漏電路應該由開漏器件和開漏上拉電阻組成。

請高手解釋什麼叫開漏輸出

6樓:一騎當後

開漏輸出就是不輸出電壓,低電平時接地,高電平時不接地。如果外接上拉電阻,則在輸出高電平時電壓會拉到上拉電阻的電源電壓。

這種方式適合在連線的外設電壓比微控制器電壓低的時候。開漏輸出跟集電極開路十分相似,工作原理也是一樣的。不同的是,使用的場效電晶體而已。使用時要加上拉電阻。

7樓:後竹青堅君

就像一個開關,輸出低時,開關合上,接地!輸出高時,開關斷開,懸空,需要外部提供上拉才能為高電平。

嵌入式 微控制器 引腳的 開漏輸出 是個什麼概念?什麼特點?開漏何解??一定採納

8樓:匿名使用者

簡單來講,開漏輸出是指,1.輸出級是mos管驅動輸出,2. 輸出沒有上拉, 這麼做的好處是輸出電平可以根據外部上拉來定,還有就是可以多個開漏輸出直接接一起,實現「線與」。

9樓:匿名使用者

開漏輸出是輸出的一種方式。

相當於引腳的輸出是對地加了一個電子開關。

輸出高電平是開關斷開,此時引腳不能提供電流輸出,需要高電平要在外面加上拉電阻。

輸出低電平是開關閉合,此時引腳能提供灌電流,使引腳的電平變低。

如果開關是mos管,就稱為漏極開路輸出、開漏輸出、od輸出如果開關是三極體,就稱為集電極開路輸出、oc輸出。

下圖是stm32上的單線制匯流排的引腳示意圖,其中的輸出就是開漏輸出。

什麼叫開漏輸出什麼是開漏模式

開漏輸出就是不輸出電壓,低電平時接地,高電平時不接地。如果外接上拉電阻,則在輸出高電平時電壓會拉到上拉電阻的電源電壓。這種方式適合在連線的外設電壓比微控制器電壓低的時候。開漏輸出跟集電極開路十分相似,工作原理也是一樣的。不同的是,開漏輸出使用的場效電晶體,使用時要加上拉電阻而已。開漏輸出 oc門的輸...

什麼是開漏模式,什麼是開漏模式

ttl電路有 bai集電極開路oc門,mos管也有和du集zhi電極對應的漏極開路的daood門,它的輸出就回叫做開答漏輸出。oc門在截止時有漏電流輸出,那就是漏電流,為什麼有漏電流呢?那是因為當三機管截止的時候,它的基極 電流約等於0,但是並不是真正的為0,經過三極體的集電極的電流也就不是真正的0...

什麼叫酒漏

一 被用作把液體及幼粉狀物體注入入口較細小的容器。用於灌裝油,酒,等液體,小米,綠豆等糧食。通常以不鏽鋼或塑膠製造,但木製酒漏亦有時被使用於難以徹底清洗的物質,例如引擎機油。一些酒漏在咀部設有可控制的活門,讓使用者可控制流質流入的速度。二 俗稱酒漏子的人有特徵的。比如喝了酒就開始紅臉,出汗,不停上廁...