上拉電阻,下拉電阻,請接近零基礎講解

2023-08-09 12:42:41 字數 3780 閱讀 5849

1樓:匿名使用者

上拉電阻就是提高電壓準位,即如微控制器引腳輸出高電平,驅動能力不夠,輸出低於最低電平,就需要上拉電阻來提高輸出電平。下拉電阻的主要作用是在電路驅動器關閉時給線路(節點)以一個固定的電平。

2樓:深夜食堂規範

數位電路中,處理器等元件處理的訊號只有高電平和低電平,對高低電平也有一個界限標準,高於某值為高電平,低於另一值為低電平,而中間的值是不確定值,會令系統出錯,所以需要上拉電阻將高電平的訊號提高到高電平範圍內,同理,下拉電阻將低電平的訊號降低到低電平範圍內,防止系統出錯。

3樓:匿名使用者

哥們,綜上所述,首先,如果不加上拉電阻,直接把5v電源接在管腳,直接燒壞,電源的驅動能力多大啦,就好比,三極體的輸出端不加電阻,ics=(vcc-vce)/r(r為導線電阻,非常小),直接壞掉了啊,現學現賣,我也剛看,呵呵!

上拉電阻和下拉電阻的用處和區別是什麼?

4樓:帳號已登出

一、上拉電阻的作用:

在cmos晶片上,為了防止靜電造成損壞,不用的管腳。

不能懸空,一般接上拉電阻以降低輸入阻抗, 提供洩荷通路。晶片的管腳加上拉電阻來提高輸出電平,從而提高晶片輸入訊號的噪聲容限,增強抗干擾能力;提高匯流排的抗電磁干擾。

能力,管腳懸空就比較容易接受外界的電磁干擾。

二、下拉電阻的作用:

提高晶片輸入訊號的噪聲容限:輸入端如果是高阻狀態,或者高阻抗輸入端處於懸空狀態,此時需要加上拉或下拉,以免收到隨機電平而影響電路工作。

同樣如果輸出端處於被動狀態,需要加上拉或下拉,如輸出端僅僅是一個三極體。

的集電極。從而提高晶片輸入訊號的噪聲容限增強抗干擾能力。

三、區別:1、含義不同;

上拉電阻:將一個不確定的訊號,通過一個電阻與電源vcc相連,固定在高電平。

下拉電阻:將一個不確定的訊號,通過一個電阻與地gnd相連,固定在低電平;

2、作用不同:

上拉是對器件注入電流;灌電流;當一個接有上拉電阻的io埠設定為輸入狀態時,它的常態為高電平;

下拉電阻:下拉是從器件輸出電流;拉電流;當一個接有下拉電阻的io埠設定為輸入狀態時,它的常態為低電平;

原理

在上拉電阻所連線的導線上,如果外部元件未啟用,上拉電阻則“微弱地”將輸入電壓訊號“拉高”。當外部元件未連線時,對輸入端來說,外部“看上去”就是高阻抗的。這時,通過上拉電阻可以將輸入埠處的電壓拉高到高電平。

如果外部元件啟用,它將取消上拉電阻所設定的高電平。通過這樣,上拉電阻可以使引腳即使在未連線外部元件的時候也能保持確定的邏輯電平。

以上內容參考:百科-上拉電阻。

請問這個電阻是上拉還是下拉,作用是什麼,謝謝

5樓:匿名使用者

由邏輯輸入端或輸出端接至電源正端(如vcc)和負端(如gnd)的電阻分別稱為上拉電阻和下拉電阻。

作用:對於邏輯輸入端,在未連線前級訊號的情況下,上(下)拉電阻使得該端處於確定的高(低)電平(應是該端的無效電平)狀態,避免電路工作於錯誤狀態或不穩定狀態。該電阻阻值不能取得太大,以確保有明確的電平狀態;又不能取得太小,以免加重前級驅動的負擔。

對於邏輯輸出端,一般是開路型輸出端需要接上(下)拉電阻。如oc、od輸出端,須外接上拉電阻產生高電平輸出。

6樓:大炮

這個電阻連線埠和gnd,也就是從口線連線到低電平,屬於下拉,如果連線到高電平屬於上拉,作用是匹配線路的終端電阻,降低埠的由於電磁干擾引起的噪聲的電壓水平,防止其引起輸入訊號的跳變。

7樓:匿名使用者

接地下拉了,保持零電平。

求上拉電阻、下拉電阻的原理圖

8樓:匿名使用者

` 加裝上拉電阻或下拉電阻就是從電源v+或v-端到積體電路器件輸出端加裝一個電阻,具體操作很簡單,就是直接在器件的輸出腳到電源v+或v-端焊接一個電阻即可。

1、上拉電阻對器件注入電流,常見的加裝目的有兩個:

1)提高輸出電平。如ttl輸出驅動com的電平匹配,這是非常必要的。

2)加大輸出驅動能力,但對於非oc或od輸出型電路其作用是有限的,如果用於驅動類似led不加上拉或下拉電阻也是可以的,應該從負載限流電阻等方面考慮解決,如果負載比較重,應該加裝輸出緩衝或功率驅動電路。

對於oc或od電路,必須由上拉電阻提供輸出電流通道,否則不能工作,因此,在設計和生產時已經安裝,就不必再加裝了。

2、下拉電阻增加器件輸出電流,主要用來設定低電平或阻抗匹配。

3、加裝的電阻值大小因加裝目的、負載情況以及器件極限引數等條件而異,阻值的大小決定加裝作用的弱強。

具體原理圖隨後繪製上傳。

上拉電阻和下拉電阻的作用是什麼,最好詳細點

9樓:星湖月夜

所謂上,就是指高電平;所謂下,是指低電平。上拉,就是通過一個電阻將訊號接電源,一般用於時鐘訊號資料訊號等。下拉,就是通過一個電阻將訊號接地,一般用於保護訊號。

這是根據電路需要設計的,主要目的是為了防止干擾,增加電路的穩定性。

假如沒有上拉,時鐘和資料訊號容易出錯,畢竟,cpu的功率有限,帶很多bus線的時候,提供高電平訊號有些吃力。而一旦這些訊號被負載或者干擾拉下到某個電壓下,cpu無法正確地接收資訊和發出指令,只能不斷地復位重啟。

假如沒有下拉,保護電路極易受到外界干擾,使cpu誤以為被保護物件出問題而採取保護動作,導致誤保護。

上拉下拉,要根據電路要求來設定。

10樓:穰溥

上拉電阻的下拉電阻其實都是分流作用,只是所用的位置不一樣,所以命名為上拉和下拉電阻。

11樓:匿名使用者

不過是上拉還是下拉電阻,它的作用都是限流作用,其實不用關注上還是下,明白他為什麼這樣做就行了。

上拉電阻和下拉電阻分別是什麼意思,解釋通俗易懂一點

12樓:匿名使用者

上拉電阻是接高電平的,下拉電阻是接地或低電平。

什麼是上拉電阻和下拉電阻,各有什麼作用

13樓:中科醫生羅繼虎

上拉電阻與下拉電阻是用來確定數位電路中常態的高低電平,若沒有這些電阻,埠可能出現界於高低電平之間的電壓,這樣非常不穩定,所以有些埠即使不用也要接高電平或低電平,以確保工作穩定。

14樓:xhj北極星以北

一、上拉電阻抄:將一個不襲。

確定的訊號,通過一個電阻與電源vcc相連,固定在高電平。

作用:上拉是對器件注入電流;灌電流;當一個接有上拉電阻的io埠設定為輸入狀態時,它的常態為高電平。

二、下拉電阻:將一個不確定的訊號,通過一個電阻與地gnd相連,固定在低電平。

作用:下拉是從器件輸出電流;拉電流。當一個接有下拉電阻的io埠設定為輸入狀態時,它的常態為低電平。

上拉電阻和下拉電阻2者共同的作用是:避免電壓的“懸浮”,造成電路的不穩定。

15樓:匿名使用者

上拉電阻就是訊號在ic外部,通過一個電阻和power相連,下拉電阻就是信內號在ic外部容,通過一個電阻和gnd相連上拉電阻的作用大部分情況下是為了給訊號一個電壓準位, 前提是ic內部沒有上拉。

下拉電阻的作用大部分情況下是為了使訊號的初始狀態為低電平,

請教下拉電阻的作用和電路原理詳細情況 謝謝

16樓:匿名使用者

你還是去讀幾年電子學校再問,基本的基礎你都不知道。

電阻並聯問題請指教,請教電阻並聯分流公式

r總 r n,可以反推的,電阻並聯,每個支路的電流都是u r,電路總電流就是nu r,所以總電阻等u 除以nu r,等於r n,求採納 設總電阻總電阻為rz則,1 rz 1 r1 1 r2 1 rn 因r1.rn相同所以1 rz n r,解得rz r n,所以我的結論是正確的。10個1000歐姆電阻...

電容上加電阻是什麼意思電容上焊個色環電阻是什麼意思?

電阻作用 小功率電阻器通常為封裝在塑料外殼中的碳膜構成,而大功率的電阻器通常為繞線電阻器,通過將大電阻率的金屬絲繞在瓷心上而製成。如果一個電阻器的電阻值接近零歐姆 例如,兩個點之間的大截面導線 則該電阻器對電流沒有阻礙作用,並聯這種電阻器的迴路被短路,電流無限大。如果一個電阻器具有無限大的或很大的電...

電阻上的顏色分別代表數字幾,色環電阻各個顏色對應的數字分別是多少?

識別色環電阻的阻值 電阻阻值有直接編號和色環法,直接編號我不說你也知道,下面主要介紹色環電阻的識別 目前,電子產品廣泛採用色環電阻,其優點是在裝配 除錯和修理過程中,不用撥動元件,即可在任意角度看清色環,讀出阻值,使用方便。一個電阻色環由4部分組成 不包括精密電阻 四個色環的其中第 一 二環分別代表...